�A���e���iAltera�j�́A�uembedded world 2025�v�ɏo�W����g�ݍ��@������\�����[�V�����ɂ��Ĕ��\�����B
�@�A���e���iAltera�j��2025�N3��10���i���n���ԁj�A�uembedded world 2025�v�i2025�N3��11�`13���A�h�C�c�E�j�������x���N�j�ɏo�W����g�ݍ��@������\�����[�V�����ɂ��Ĕ��\�����B
�@���ēƗ���ƂƂ���FPGA���i��W�J���Ă����A���e�������A2015�N�ɃC���e���ɔ������ꂽ��͓��Ђ�PSG�iProgrammable Solutions Group�j�ƌĂ�鎖�ƕ���Ƃ��ē�������Ă����B������2024�N2���A�X�s���A�E�g�ɂ���čĂуA���e���Ƃ��ēƗ����邱�Ƃ\���Ă����B
�@�A���e�� CEO�̃T���h���EL�E���x���iSandra L. Rivera�j���́u����1�N�ԂŃG���h�c�[�G���h�̃|�[�g�t�H���I�����Ɨ��nFPGA�T�v���C���[�Ƃ��ē��̂���d�˂Ă����B���̐V���ȁg�A���e��2.0�h�̎���ɓ���A�g���₷���A�f�v���C���₷���A���܂��܂ȋK�͂ƍL�͂ȃ��[�X�P�[�X�ɑΉ��ł���v���O���}�u���\�����[�V�����̓W�J��i�߂Ă���B�g�D�ʂł��AIT�A�c�ƁA�l���A�T�C�g�T�[�r�X�Ȃǂ̊Ǘ�����𗧂��グ�A�V����FPGA���i�ł���wAgilex�x���ڋq�ɓ͂�����̐��𐮂��Ă���B�����Ɍ����ẮA���Ђ̎���IP��O��I�ɍė��p���邱�ƂŁA�ƊE�����[�h����v���O���}�u���\�����[�V�����𓊓����Čڋq�̖����x������ɍ��߂Ă����B����ɂ����FPGA�T�v���C���[�Ƃ��Đ��ENo.1�ɂȂ肽���ƍl���Ă���v�ƌ��B
�@�A���e�����A���Ђ̓Ǝ����Ƃ��ċ�����̂��A�G�b�W����N���E�h�܂ŃG���h�c�[�G���h�̃|�[�g�t�H���I�����낦��B��̓Ɨ��nFPGA�T�v���C���[�ł��邱�Ƃ��B���Ă̋����ł���U�C�����N�X��AMD�̎P���ɓ��������ߓƗ��n�ł͂Ȃ��A�~�b�h�����W�ȉ�����͐��i�̃��e�B�X�E�Z�~�R���_�N�^�[�̓N���E�h��f�[�^�Z���^�[�����̃n�C�G���h���i��W�J���Ă��Ȃ��B�������A�A���e�����g��1�N�O�܂ł̓C���e���̃l�b�g���[�N��f�[�^�Z���^�[�AAI�i�l�H�m�\�j�Ȃǂ���|���鎖�ƕ���̎P���ɂ��������߃G�b�W�����ł͐V���i�炭�����ł��Ă��Ȃ��ɂ������B
�@embedded world 2025�ł́A���̃G�b�W�����̐V���i�ƂȂ�uAgilex 3�v�̎J�n�\�����BAgilex 3�́AFPGA�t�@�u���b�N�ɂ�����z���x���̉ۑ����������A�[�L�e�N�`���uHyperflex�v�̑�2������̗p���Ă���A�]���i�ł���uCyclone V�v�Ɣ�ׂ�FPGA�t�@�u���b�N���\���ő�1.9�{�ɍ��߂�ƂƂ��ɁA����d�͂��ő�38���팸���Ă���B
�@FPGA�t�@�u���b�N�̃��W�b�N�G�������g�iLE�j����2��5000�`13��5000�ƂȂ��Ă���B����ɁAArm�̃v���Z�b�T�R�A�uCoretx-A55�v�~2�R�A�ɉ����AAI��������Tensor�u���b�N�������DSP�R�A�𓋍ڂ��Ă���BAgilex 3�S�̂ł�AI�������\�́AINT8�ōő�2.8TOPS�ɒB����B
�@���̑��A�g�����V�[�o�[�̑ш敝��Cyclone V�̍ő�6.144Gbps�����2�{��12.5Gbps�Ɋg�債�Ă���APCIe 3.0��4�`���l���A10G�r�b�g�C�[�T�l�b�g�����p�ł���B�������C���^�t�F�[�X��LPDDR4�ɑΉ�����ȂǁA�ŐV�̃G�b�W�����ɋ��߂���@�\���W�ς����B�Ȃ��A�����v���Z�X�̓C���e���́uIntel 7�v�ł���B
�@Agilex 3�͂��܂��܂ȗp�r�ŗ��p�ł��鍂���@�\������Ă��邪�A���ł��L���Ƃ���̂��X�}�[�g�H��Ȃǂɗp�����郍�{�b�g�̐���V�X�e���ł���B�����̃Z���T�[����̘A���I�ȃf�[�^�X�g���[��������ł��A���A���^�C�����̍�������ɉ����AAI���f�����������邱�Ƃ��ł���B���l�ɁA�����^�]�Ԃ�_�Ɨp���{�b�g�A�h���[���Ȃǂɂ��œK���Ƃ���B
�@�ĂѓƗ���ƂƂȂ����A���e���́A���{�ł��Ɨ����Ď��Ƃ�W�J����g�D�Ƃ��ăA���e�� �W���p���𗧂��グ���B�A���e�� �W���p�� �В��ɂ̓T���E���[�K���iSam Logan�j�����A�C�����B���[�K�����̓A�W�A�p�V�t�B�b�N�W���p�� �A���e����\�����߂Ă���A���{���܂߂Ċ؍��A�C���h�A��p�AASEAN�A�I�[�X�g�����A�A�j���[�W�[�����h�ɂ�����A���e���̎��ƐӔC���Ă���B
�@���[�K�����́A���{AMD��Spansion Japan�ASiFive Japan�ȂNJC�O�����̃��[�J�[�̓��{�@�l�̗����グ�⎖�Ɖ^�c�Ɍg����Ă������ƂŒm����B������FPGA�֘A�ł́A�A���e���Ƌ������Ă����U�C�����N�X�̓��{�@�l�̎В��߂��o��������A���{������FPGA�ɑ��Ăǂ̂悤�ȃj�[�Y�����邩�Ȃǂ̒m�����L���Ă���B
�@���[�K�����́u���{�s��͗L���^�����̃l�b�g���[�N�@��A��ÁA�Y�Ƌ@��A�ԍځA�����A�v����ȂǕ��L������Ŏ��v�����邱�Ƃ��傫�ȓ������B����A�G�b�W�ł�AI�������\�����߂��邱�Ƃ���AAgilex 3��~�b�h�����W�́wAgilex 5�x�ȂǂőΉ����Ă��������B�V���Ȏs�ꐬ������������h�q����ɂ����͂���B���{�̔����̋ƊE�ɂ��v���������ƍl���Ă���A�s�����Ă��锼���̃G���W�j�A���w�ň琬���邽�߂ɃA���e����FPGA�����p�ł���ƍl���Ă���v�Əq�ׂĂ���B
Copyright © ITmedia, Inc. All Rights Reserved.