���l�T�X �G���N�g���j�N�X�́A�I�[�v���\�[�X�̃v���Z�b�T�R�AIP�ł���uRISC-V�v��p�����g�ݍ���CPU�R�A��֘A����SoC�J�����̃T�v���C���[�ł����p�̃A���f�X�Ƃ̋Z�p��g�\�����B���l�T�X�͐V�J����ASSP�ɃA���f�X��RISC-V�x�[�X��32�r�b�gCPU�R�A�ł���uAndesCore�v��g�ݍ��݁A2021�N�������ɃT���v�����J�n����B
�@���l�T�X �G���N�g���j�N�X��2020�N10��1���A�I�[�v���\�[�X�̃v���Z�b�T�R�AIP�ł���uRISC-V�v��p�����g�ݍ���CPU�R�A��֘A����SoC�iSystem on Chip�j�J�����̃T�v���C���[�ł����p�̃A���f�X�iAndes Technology�j�Ƃ̋Z�p��g�\�����B���l�T�X�́A�V�J����ASSP�ɃA���f�X��RISC-V�x�[�X��32�r�b�gCPU�R�A�ł���uAndesCore�v��g�ݍ��ނ��Ƃ����߂Ă���A2021�N�������ɃT���v�����J�n����\��ł���B
�@�V�J����ASSP�́ARISC-V�̃R�A�A�[�L�e�N�`�����̗p���郋�l�T�X�̃t�@�[���E�F�A�𓋍ڂ��Ă���A�A�v���P�[�V�����̃p�����[�^�ݒ��p�̃��[�U�[�C���^�t�F�[�X�c�[���ƂƂ��ɒ����B���̃c�[���ɂ��ARISC-V�̏����J���ƃ\�t�g�E�F�A�����ւ̃n�[�h����������Ƃ����B�܂��A���l�T�X�̊e�n��̃p�[�g�i�[��Ƃō\�������L�͂ȃl�b�g���[�N�ɂ��Ő�[�̌ڋq�T�|�[�g������Ƃ��Ă���B
�@���l�T�X�̔��\���ł́A���� ���s�����햱��IoT�E�C���t�����Ɩ{������Sailesh Chittipeddi�����u���l�T�X�͍���v�V�I��ASSP�\�����[�V��������Ă������Ƃ��\�ɂȂ�v�ƃR�����g���Ă���B�܂�AIoT�E�C���t�����Ɩ{������|����Y�Ƌ@��������i�Q�̂����A�n�C�G���h�`�~�h�������W��32�r�b�g���i�ɍ̗p�����\���������B
�@���݁A���l�T�X�̎Y�Ƌ@��������i�ł́AArm�́uCortex-A�V���[�Y�v���̗p����uRZ�t�@�~���v���n�C�G���h�A���l�T�X�Ǝ��J����32�r�b�gCISC�v���Z�b�T�R�A�ł���uRX�v���̗p����uRX�t�@�~���v���~�h�������W�Ƃ����ʒu�t�����B
�@�V�J����ASSP�́A32�r�b�gCPU�R�A���̗p���邱�Ƃ���ARZ�t�@�~���̒��ł�32�r�b�g�́uCortex-A7�^A9�^A15�v�𓋍ڂ��鐻�i��RX�t�@�~���Ɠ������A�~�h�������W�̈ʒu�t���ŊJ�����i�߂���\���������B����ɂ�胋�l�T�X�́A�Y�Ƌ@�������32�r�b�g���i�Q���AArm�ARX�ARISC-V�Ƃ���3��ނ̃v���Z�b�T�A�[�L�e�N�`���œW�J���邱�ƂɂȂ�B
Copyright © ITmedia, Inc. All Rights Reserved.